Tecnología

Inicio

Cómo Lógica Digital Pestillos Trabajo

Descripción general de la lógica digital

lógica digital, los bloques de construcción de todos los aparatos electrónicos modernos, se basa en la función de los interruptores electrónicos individuales (transistores) siendo ya sea en una o fuera de condición. Estos conmutadores se agrupan en las puertas lógicas que funcionan de acuerdo con las reglas conocidas.

estados lógicos se denominan típicamente como alto (1 lógico) o bajo (0 lógico), correspondiente a los dos estados de un interruptor (ON y OFF).

Entre los más comunes de puertas lógicas son puertas NOR (No O), que dará salida a un estado lógico bajo para todas las condiciones de entrada, excepto cuando ambas entradas son lógica baja. Dos entradas lógicas bajas a una puerta NOR generan una alta salida lógica.

Operación Cerrojo

pestillos digitales (conocidos comúnmente como flip-flops) se encuentran entre los bloques de construcción más comunes de la electrónica moderna, y un microprocesador moderno pueden tener millones de estos dispositivos.

El tipo más simple de flip-flop se conoce como el set / reset (SR) tipo. Es, en esencia, una memoria de un bit. Hay muchos otros tipos de flip-flop, incluyen retardo (D), alternando SR (JK) y alternar (T). Hay muchas otras variaciones.

Flip-flop se utilizan para una amplia variedad de usos más comúnmente para recordar un poco específico de datos mientras que el resto de la circuitería está realizando otra tarea.

Teoría y construcción

Un flip-flop SR tiene dos entradas, SET y RESET, así como dos salidas, Q y Q_BAR. Q_BAR siempre está en el estado lógico opuesto de Q.

La operación típica consiste en dos entradas que se llevan a cabo en un estado de baja, y luego un impulso aplicado a la entrada SET. Esto hará que la salida Q para ir a un estado de alta, y siendo de esa manera después de que el final del impulso. Por el contrario, si ambas entradas se llevan a cabo bajo y un pulso se aplica a la entrada RESET, la salida Q va a ir a un estado de bajo consumo.

Para describirlo de otra manera, un pulso en la línea SET pondrá la salida Q en un estado lógico alto. La salida Q se mantendrá en un estado lógico alto hasta que la línea de RESET recibe un pulso. Este impulso de reposición colocará la salida Q en un estado lógico bajo hasta que llegue el siguiente pulso SET.

La salida Q se "flip-flop" como SET y RESET alterna se aplican impulsos, lo que les valió el dispositivo de su nombre tradicional.

Teoría y construcción

El SR filp-flop se construye a partir de dos puertas NOR. El SET y de RESET línea son una entrada a cada una de las puertas NOR, mientras que la segunda entrada es la salida de la otra puerta NOR.

Cuando un nivel lógico alto está presente en el conjunto de entrada, la salida de la primera puerta NOR va a un nivel lógico bajo, debido a un estado de alta NOR'ed con cualquier cosa siempre resulta en una salida de estado bajo. Esta baja señal se alimenta a la entrada de la segunda puerta NOR, donde se hace que la salida de esta puerta NOR para ir a un estado de alta. Este estado alto, la salida, cuando realimentada a una entrada de la primera puerta NOR bloquea eficazmente que la puerta en una salida baja.

La salida Q se encuentra ahora en un estado alto, y el flip-flop se encuentra ahora en un modo en el que sólo una alta entrada de la segunda puerta NOR (la entrada RESET) puede causar un cambio.

Una entrada alta a la entrada RESET ahora revertir la operación anterior, haciendo que la salida Q para ir bajo.